Форумы TKS.RU

Форумы TKS.RU (https://forum.tks.ru/index.php)
-   Таможенный (https://forum.tks.ru/forumdisplay.php?f=92)
-   -   подскажите по коду тнвэд (https://forum.tks.ru/showthread.php?t=419585)

Марина Колосенок 13.09.2017 13:44

подскажите по коду тнвэд
 
Вложений: 1
Здравствуйте!
везем часть полевого транзистора, представляет собой подложку (основнание) из диэлектрич материала с нанесенными токопроводящими элементами (исток, сток, затвор)
выглядит примерно так:
Вложение 20006

вот думаю либо в схемы печатные 853400 (из пояснений подходит)
либо часть транзисторов 854150

ну точно же не по материалу?

Johnix 13.09.2017 13:45

8534

Чучмек 13.09.2017 14:31

у меня есть два мнения - одно неправильное, другое тоже моё :)

если это - "подложка" для формирования транзистора по планарной технологии, то 854190.
если же это - "подложка" для напайки готового транистора - то 8534.

//

что меня смущает? Смущает рисунок "дорожек" на этой "плате"... а так же - размер (если то, что мы видим внизу картинки - это "губки" пинцета... великовато как-то...)

Марина Колосенок 15.09.2017 05:41

Цитата:

Сообщение от Чучмек (Сообщение 2626355)
у меня есть два мнения - одно неправильное, другое тоже моё :)

если это - "подложка" для формирования транзистора по планарной технологии, то 854190.
если же это - "подложка" для напайки готового транистора - то 8534.

//

что меня смущает? Смущает рисунок "дорожек" на этой "плате"... а так же - размер (если то, что мы видим внизу картинки - это "губки" пинцета... великовато как-то...)

спасибо!
да, она маленького размера

XELA76 15.09.2017 11:58

Цитата:

Сообщение от Чучмек (Сообщение 2626355)
у меня есть два мнения - одно неправильное, другое тоже моё :)

если это - "подложка" для формирования транзистора по планарной технологии, то 854190.
если же это - "подложка" для напайки готового транистора - то 8534.

//

что меня смущает? Смущает рисунок "дорожек" на этой "плате"... а так же - размер (если то, что мы видим внизу картинки - это "губки" пинцета... великовато как-то...)

поиск по картинке выдает нам следующее:
Предварительно изготовленные подложки с низкой плотностью совместимы с тестовой панелью FET Ossila (E222), чтобы сделать скрининг мобильности быстрым и простым.
Термально испаренные золотые электроды на подложках из кремния / оксида кремния с опциональной обработкой OTS и / или PFBT делают изготовление устройства таким же простым, как вращение на вашем полупроводнике.

Получение права на лечение ОТС является одной из самых сложных частей подготовки субстрата. Это связано с требованием наличия небольшого количества влаги для самосборки, но не столько для полимеризации. Оптимизировав этот процесс в наших собственных лабораториях, мы теперь можем предложить подложки, предварительно обработанные OTS.

Устройства изготавливаются на заказ, поэтому текущее время выполнения составляет 1-2 недели для стандартных устройств. Пожалуйста, свяжитесь с нами, чтобы обсудить ваши конкретные потребности и индивидуальную цитату.

Если вы не уверены в том, какой диапазон спецификаций наилучшим образом соответствует вашим потребностям, тогда прочтите наши спецификации и руководство пользователя для сборных подложек, чтобы получить полный обзор доступных систем.

https://www.ossila.com/products/ofet...ps-low-density


Текущее время: 12:07. Часовой пояс GMT +3.

Powered by vBulletin® Version 3.8.4
Copyright ©2000 - 2024, Jelsoft Enterprises Ltd. Перевод: zCarot